# INSTITUTO POLITÉCNICO NACIONAL

## **ESCUELA SUPERIOR DE CÓMPUTO**

ING. EN SISTEMAS COMPUTACIONALES





Tarea 2: Memoria ROM

**ASIGNATURA:** ARQUITECTURA DE COMPUTADORAS

PROFESOR: MIGUEL ANGEL ALEMAN ARCE

**GRUPO: 5CV1** 

**ALUMNO: ROMERO HERNÁNDEZ OSCAR DAVID** 

#### INTRODUCCION

La memoria ROM (Read-Only Memory, en inglés) es un tipo de memoria que se utiliza en sistemas electrónicos para almacenar datos que no se pueden modificar o borrar. A diferencia de la memoria RAM (Random Access Memory), la ROM es una memoria de solo lectura, lo que significa que los datos almacenados en ella no se pierden cuando se apaga el dispositivo.

La memoria ROM se utiliza para almacenar el firmware del sistema, que es el software que controla el funcionamiento básico del hardware de un dispositivo electrónico. Esto incluye las instrucciones para arrancar el sistema y el software de bajo nivel necesario para comunicarse con los dispositivos de entrada y salida.

La ROM se fabrica mediante un proceso conocido como "quemado", en el que se escriben los datos en la memoria mediante un proceso físico de grabación. Una vez que se han grabado los datos en la ROM, estos no se pueden borrar ni modificar, por lo que la información almacenada es permanente y segura.

Consideremos tres tipos distintos de memoria ROM:

- **PROM.** Acrónimo de *Programmable Read–Only Memory* (Memoria de Sólo Lectura Programable), es de tipo digital y puede ser programada una única vez, ya que cada unidad de memoria depende de un fusible que se quema al hacerlo.
- EPROM. Acrónimo de Erasable Programmable Read— Only Memory (Memoria de Sólo Lectura Borrable y Programable) es una forma de memoria PROM que puede borrarse al exponerse a luz ultravioleta o altos niveles de voltaje, borrando la información contenida y permitiendo su remplazo.
- **EEPROM.** Acrónimo de *Electrically Erasable Programmable Read-Only Memory* (Memoria de Sólo Lectura Borrable y Programable Eléctricamente) es una variante del EPROM que no requiere rayos ultravioletas y puede reprogramarse en el propio circuito, pudiendo acceder a los bits de información de manera individual y no en conjunto.



## <u>IMPLEMENTACIÓN DE MEMORIA ROM EN VERILOG USANDO</u> QUARTUS

Para implementar y simular una memoria ROM en verilog se usará el software "Quartus" el cual es un software de diseño de circuitos integrados y programación de dispositivos lógicos programables (FPGA, por sus siglas en inglés) desarrollado por Intel. A continuación, se detallan los pasos para usar Quartus y realizar una compilación y simulación de la Memoria ROM:

**1.- Descargar e instalar Quartus:** Para empezar, se debe descargar Quartus desde la página web de Intel y seguir las instrucciones de instalación. *Nota Usar como máximo la versión 20.1* 



**2.- Crear un nuevo proyecto:** Después de abrir Quartus, selecciona la opción "New Project Wizard" desde el menú "File". En la ventana que aparece, ingresa un nombre y una ubicación para el proyecto y hacer clic en "Next".





**3.- Seleccionar dispositivo**: En la siguiente ventana, seleccionar el dispositivo que utilizarás en el proyecto. También se puede agregar uno si no aparece en la lista.



**4.- Configurar fuentes de diseño:** En la siguiente ventana, selecciona las fuentes de diseño para tu proyecto. Puedes agregar archivos VHDL, Verilog, archivos de texto y otros. *Nota: en este caso para la simulación se debe seleccionar "ModelSim-Altera" y "Verilog HDL"* 



**5.- Configurar el PATH del simulador:** Para configurar el path del simulador debemos entrar a Tools > Options > General > EDA tool Options. Y colocar la ruta del simulador.



**6.- Crear el código de la memoria ROM:** Se procede a crear el código de la memoria ROM, para poder ser simulada (el funcionamiento del código se explicará más adelante). Donde en primera instancia se procede a crear un nuevo archivo verilog para el proyecto:





**7.- Compilar diseño**: Una vez que hayas configurado tu proyecto, se debe compilar el diseño haciendo clic en "Compile Design" desde el menú "Processing". El proceso de compilación puede tardar unos minutos.



**8.- Simulación:** Para realizar una simulación, haz clic en "Simulate" desde el menú "Tools". En la ventana que aparece, selecciona "RTL Simulation". Y dentro del ModelSim creamos un nuevo proyecto.



**9.- Generar la simulación de la ROM:** Dentro del simulador ModelSim, para empezar a simular se debe seleccionar la Liberia work y dentro estará nuestro proyecto, debemos seleccionar el testbench y darle a simular. Posteriormente debemos agregar nuestras entradas y salidas al wave



**10.- Visualizar la simulación en el wave**: Por ultimo debemos darle "run" para correr la simulación y listo, tendremos corriendo nuestra simulación de la memoria ROM.



#### CODIGO DE MEMORIA ROM EN VERILOG

Este código Verilog implementa un módulo de memoria ROM (Read-Only Memory) de 4x4.



El módulo tiene dos entradas: clk, que es una señal de reloj, y address, que es la dirección de memoria de entrada. También tiene una salida data\_out, que es la salida de datos de la memoria.

El módulo utiliza una matriz de memoria ROM de 4x4, donde cada elemento es una palabra de 4 bits. La matriz ROM es inicializada en el bloque initial, donde se definen los valores de cada palabra de memoria.

El módulo también tiene un bloque always que se activa en cada flanco positivo de la señal de reloj clk. En este bloque, la salida data\_out se actualiza con el valor de la palabra de memoria correspondiente a la dirección de entrada address.

```
//modulo descriptivo
 6
    ⊟module rom (
 7
     input clk,
      input [1:0] address,
 8
 9
      output reg [3:0] data_out
10
     );
11
      reg [3:0] ROM [0:3];
12
13
14
      initial
15
       begin
16
          ROM[0] = 4'b1110;
          ROM[1] = 4'b0010;
17
18
          ROM[2] = 4'b1111;
          ROM[3] = 4'b0100;
19
20
21
22
      always @(posedge clk)
23
        data_out = ROM[address];
24
25
      endmodule
```

El segundo módulo, llamado tb\_rom, es un banco de pruebas para el módulo de memoria ROM. Tiene las mismas entradas y salidas que el módulo de memoria ROM y se encarga de estimular las entradas para probar el funcionamiento del módulo.

El bloque initial dentro del módulo de estímulo configura la dirección de entrada address en secuencia, cada vez que se activa un delay de 20 unidades de tiempo. El bloque always dentro del módulo de estímulo también genera una señal de reloj clk con un periodo de 20 unidades de tiempo.

```
28
            //Modulo de estimulo
      29
            module tb_rom ();
      30
      31
            //Inputs
      32
            reg clk;
            reg [1:0] address;
      33
      34
      35
            //Outputs
      36
            wire [3:0] data_out;
      37
      38
            //Instantiation of Unit Under Test
      39
            rom uut(clk, address, data_out);
      40
      41
            initial clk = 1'b0;
      42
ը ⊳ ×
            always #10 clk = \simclk;
      43
      44
      45
            initial
      46
              begin
          47
                 address = 2'b00;
      48
                 #20
      49
                 address = 2'b11;
      50
                 #20
      51
                 address = 2'b10;
amn
      52
      53
                 address = 2'b01;
      54
              end
      55
      56
            endmodule
```

En resumen, este código Verilog implementa una memoria ROM de 4x4 y un banco de pruebas que se encarga de estimular las entradas para verificar el correcto funcionamiento de la memoria.

## SIMULACIÓN DE MEMORIA ROM EN VERILOG

Como se puede observar en las simulaciones, se tienen 3 señales, la primera es el pulso de reloj definida como clk, la siguiente llamada "address" la cual define la dirección de memoria a la cual se esta accediendo, por ultimo "data\_out" son los datos que tiene almacenado la ROM, como podemos observar en la simulación se accede a cada una de las direcciones de memoria y se despliega correctamente el dato almacenado en la ROM







### **CONCLUSIONES**

En conclusión, la memoria ROM (Read-Only Memory) es un tipo de memoria no volátil que permite almacenar datos de manera permanente. En su implementación en Verilog, se puede utilizar un módulo descriptivo para modelar la memoria ROM, donde se define la cantidad de bits de entrada y salida, la cantidad de direcciones de memoria y el contenido de la memoria.

En el código realizado, se muestra un módulo descriptivo que implementa una memoria ROM de 4 direcciones con 4 bits de salida. Además, se utiliza un módulo de estímulo para probar el comportamiento de la memoria ROM mediante la selección de las direcciones de memoria y observando la salida correspondiente.

La implementación de una memoria ROM en Verilog es importante en la síntesis de circuitos digitales, ya que permite la programación de la memoria con datos de manera permanente, lo que es especialmente útil en aplicaciones como microcontroladores y sistemas embebidos.